LIP6 CNRS Sorbonne Université Tremplin Carnot Interfaces
Direct Link LIP6 » News » PhD students

NGUYEN-TUONG Pierre

PhD graduated
Team : CIAN
Departure date : 01/01/2007
Supervision : Marie-Minerve LOUËRAT
Co-supervision : GREINER Alain

Définition et implantation d'un langage de conception de composants analogiques réutilisables

La conception de circuits analogiques doit faire face à un triple problème: les plateformes de développement existantes traitent essentiellement la simulation électrique et le dessin des masques; il existe peu d'algorithmes permettant d'automatiser le processus de création; l'acceptation de nouveaux outils automatiques par la communauté de concepteurs va à l'encontre d'habitudes bien établies. Il en résulte que les connaissances acquises dans la conception d'un circuit ne sont pas transmises avec efficacité et sont souvent l'apanage de l'inventeur. Les réalités industrielles, où se manifeste la réutilisation dans de multiples contextes et pour des technologies différentes, impliquent une évolution méthodologique permettant un cycle de conception plus court grâce à la capitalisation des acquis. Cette thèse propose une plateforme de conception analogique dont la méthodologie novatrice repose sur le concept de générateurs paramétrables et communicants. Le concepteur est amené à réaliser un circuit paramétrable, en termes de spécifications et de technologie, appelé générateur. L'exécution du générateur dans un contexte technologique et applicatif fournit une << netlist >> dimensionnée et le dessin des masques. Pour concevoir un circuit paramétrable, cette thèse propose un langage adapté à la description des phases clefs de la conception que sont la description électrique (<< netlist >>), la description physique (<< layout >>) et l'exploration du domaine de conception. L'approche hiérarchique concourt à résoudre progressivement le problème du dimensionnement électrique, tout en autorisant une organisation claire des connaissances qu'il est alors possible de capitaliser. Une interaction forte entre le layout et la partie électrique permet de repousser la coûteuse phase d'extraction-simulation en fin de cycle de conception.
Defence : 06/13/2006 - 11h - Site Jussieu - Bat 41 - Salle 203/205
Jury members :
M. KAISER Andreas, IEMN-ISEN, Lille 1, Rapporteur
Mme LEWIS Noëlle, XL de Bordeaux, Rapporteur
Mme CATHELIN Andreia, STMicroelectronics,Examinateur
M. GARDA Patrick, LISIF, Paris6,Examinateur
M. LEDUC Yves,,Texas Instruments, Examinateur
M. GREINER Alain, UPMC -LIP6, Examinateur
Mme LOUËRAT Marie-Minerve, UPMC-LIP6, Examinateur

2004-2006 Publications

 Mentions légales
Site map |