ABDALLAH Nizar
PhD graduated
-
ASIM
Departure date : 03/01/1998
https://www.lip6.fr/production/publications-rapport-fiche.php?RECORD_KEY%28rapports%29=id&id(rapports)=46
Supervision : Pirouz BAZARGAN SABET
Méthode de simulation logico-temporelle de circuits numériques complexes prenant en compte le front des signaux et les collisions dans le cadre de la simulation mixte analogique-numérique
Defence : 02/26/1998
1997-2006 Publications
All
Conference papers
These
2006
1998
1997
J. Dunoyer, N. Abdallah, P. Bazargan Sabet : “Méthodes Probabilistes et Problèmes de Corrélations pour l’Evaluation de la Consommation des Circuits VLSI ”, Journées Faible Tension Faible Consommation, Paris, France, pp. 131-134 (1997)
N. Abdallah, P. Bazargan Sabet, J. Dunoyer : “SWISSE: A Fast Switch-Level Timing Simulator with Slope Effects for Large Digital MOS Circuits ”, 4th IEEE International Conference on Electronics Circuits and Systems (ICECS'97), Cairo, Egypt, pp. 875-879 (1997)
N. Abdallah, P. Bazargan Sabet : “Technique de Simulation Event-Driven en Vue d’une Simulation Mixte Efficace ”, 1er Colloque CAO de Circuits Intégrés et Systèmes, Grenoble, France, pp. 22-25 (1997)