Show Menu
Hide Menu
Le LIP6
À propos
Organigrammes
Organisation
Comité de Direction
Direction Administrative et Financière
Direction de l’Ingénierie Numérique
Conseil scientifique
Conseil de laboratoire
Conseil des doctorants
Enseignements
Localisation & Contact
Recherche
Axes & Équipes
Publications
Projets
Projets ERC
Projets Européens
France 2030
Laboratoires Communs
Projets ANR
Rapports d’activité
Valorisation
Nos compétences
Collaborer avec nous
Logiciels
Brevets
Start-ups
Annuaire
Colloquium
🔒
📫
🇫🇷
🇫🇷
🇬🇧
-
Laboratoire d’informatique
Sorbonne Universté
Centre National de la Recherche Scientifique
Annuaire
ABDALLAH Nizar
Doctorant à Sorbonne Université -
ASIM
https://www.lip6.fr/production/publications-rapport-fiche.php?RECORD_KEY%28rapports%29=id&id(rapports)=46
Direction de recherche
: Pirouz BAZARGAN SABET
Méthode de simulation logico-temporelle de circuits numériques complexes prenant en compte le front des signaux et les collisions dans le cadre de la simulation mixte analogique-numérique
Soutenance
: 26/02/1998
Date de départ : 01/03/1998
Publications 1997-2006
Toutes
Communications
Soutenance de thèse
2006
N. Abdallah, P. Bazargan Sabet
: “
Modeling the Effects of Input Slew Rate and Temporal Proximity of Input Transitions in Event-Driven Simulation
”, SSST IEEE Southeastern Symposium on System Theory, Cookeville, Tenessess, United States, pp. 185-189, (IEEE) (2006)
1998
N. Abdallah
: “
Méthode de simulation logico-temporelle de circuits numériques complexes prenant en compte le front des signaux et les collisions dans le cadre de la simulation mixte analogique-numérique
”, soutenance de thèse, soutenance 26/02/1998, direction de recherche Bazargan sabet, Pirouz (1998)
1997
N. Abdallah, P. Bazargan Sabet, J. Dunoyer
: “
SWISSE: A Fast Switch-Level Timing Simulator with Slope Effects for Large Digital MOS Circuits
”, 4
th
IEEE International Conference on Electronics Circuits and Systems (ICECS'97), Cairo, Egypt, pp. 875-879 (1997)
J. Dunoyer, N. Abdallah, P. Bazargan Sabet
: “
Méthodes Probabilistes et Problèmes de Corrélations pour l’Evaluation de la Consommation des Circuits VLSI
”, Journées Faible Tension Faible Consommation, Paris, France, pp. 131-134 (1997)
N. Abdallah, P. Bazargan Sabet
: “
Technique de Simulation Event-Driven en Vue d’une Simulation Mixte Efficace
”, 1
er
Colloque CAO de Circuits Intégrés et Systèmes, Grenoble, France, pp. 22-25 (1997)